16年10月补考《电子技术实验》离线作业
一、3-8译码器特性的验证
1、建立如图2所示电路,由字信号发生器输出逻辑序列。使用逻辑分析仪显示输出的时序图,验证真值表。
图中,XWG为Word generator(字符号发生器)。XLA为Logic Analyzer(逻辑分析仪)。
图2 使用逻辑分析仪验证3-8译码器的电路联接图 图3使用逻辑转换仪测量全加器
二、全加器特性的验证
建立如图3所示的电路。使用逻辑转换仪(Logic converter)测量全加器:
1、求其真值表;
2、求其简化逻辑式,并与实际公式比较。
3、求用门电路组成的逻辑电路。
1、建立如图2所示电路,由字信号发生器输出逻辑序列。使用逻辑分析仪显示输出的时序图,验证真值表。
图中,XWG为Word generator(字符号发生器)。XLA为Logic Analyzer(逻辑分析仪)。
图2 使用逻辑分析仪验证3-8译码器的电路联接图 图3使用逻辑转换仪测量全加器
二、全加器特性的验证
建立如图3所示的电路。使用逻辑转换仪(Logic converter)测量全加器:
1、求其真值表;
2、求其简化逻辑式,并与实际公式比较。
3、求用门电路组成的逻辑电路。
版权声明
声明:有的资源均来自网络转载,版权归原作者所有,如有侵犯到您的权益
请联系本站我们将配合处理!